martes, 14 de febrero de 2017

EL COMBO ALPINITO


INTEGRANTES

ARNOLD AREVALO ARENAS "BURRIOR"
arnold1891@gmail.com

GABRIEL SOLANO "ABERICANO"
gabosolano@outlook.es

JOHN LOSADA ANGEL "NACIOPAN"
johnloangel@gmail.com








SABERES:


Equipo multidisciplinario con conocimientos en construcción,  mantenimiento y diagnósticos  de sistemas eléctricos, telecomunicaciones y afines para el sector industrial, comercial y residencial. Diseño de redes, sistemas a puesta a tierra, iluminación, conexionado y cableado de subestaciones y redes de distribución, implementación de planes de ahorro energético, montaje de redes en baja y media tensión, redes reguladas y respaldadas por UPS. Diseño, construcción y mantenimiento de redes de cableado estructurado. Diseño, construcción y mantenimiento de redes de telefonía. Mantenimiento e instalación de equipos de comunicación interna y externa de casas, edificios residenciales y comerciales además de conjuntos residenciales tales como citofonía, telefonía análoga e IP. Instalaciones, conectorizaciones, empalmes y pruebas de cable de fibra óptica.

PRACTICA # 1


















DESARROLLO DE LA PRACTICA

Se realiza un análisis de las herramientas empleadas tales como Xilink, Boole y la tarjeta FPGA Basys 2, con sus configuraciones. Primero empleamos la herramienta Boole para generar la tabla de verdad con sus respectivas ecuaciones, posteriormente los datos son trasladados a la aplicación Xilink para programar la tarjeta Basys 2. 
En la aplicación Xilink desarrollamos un paso a paso para que al final en la compilación no genere ningún tipo de error, creamos el modulo del decodificador al Display de 7 segmentos y se nombran tanto las entradas como las salidas, modificamos el archivo UCF, generamos el archivo compilado y procedimos a programar la tarjeta, por ultimo se entrega la practica con su respectiva sustentación. 


PRACTICA # 2

















DESARROLLO DE LA PRACTICA

Se realiza un análisis de las herramientas empleadas tales como Xilink, Boole y la tarjeta FPGA Basys 2, con sus configuraciones. Para la segunda practica se emplea un contador ascendente con 6 Flip Flops, seguido de un decodificador y un Display de 16 segmentos de Ánodo común. 

Empleamos la herramienta Boole para generar las ecuaciones, posteriormente los datos son trasladados a la aplicación Xilink para programar la tarjeta Basys 2.
En la aplicación Xilink desarrollamos un paso a paso para que al final en la compilación no genere ningún tipo de error, creamos el modulo del decodificador al Display de 16 segmentos y se nombran tanto las entradas como las salidas, modificamos el archivo UCF, generamos el archivo compilado y procedimos a programar la tarjeta, por ultimo se entrega la practica con su respectiva sustentación. 

PRACTICA # 3





















DESARROLLO DE LA PRACTICA

Se realiza un análisis de las herramientas empleadas tales como Xilink, Boole y la tarjeta FPGA Basys 2, con sus configuraciones. Para la tercera practica se necesita utilizar el oscilador interno de la tarjeta FPGA el cual esta configurado a una frecuencia de 50MHz la cual se debe dividir y para este fin se utilizar dos ecuaciones dadas en clase como son: Scale=frecuencia In/Frecuencia deseada, Configure Value=Scale/2. Con la aplicación de estas ecuaciones podemos visualizar a una Frecuencia de 1Hz.
Se creó un modulo de memoria ROM de 16 posiciones, para almacenar la información de visualización de los desplazamientos de los bits a través de los leds.

PRACTICA # 4
























DESARROLLO DE LA PRACTICA

Se realiza un análisis de las herramientas empleadas tales como Xilink, Boole y la tarjeta FPGA Basys 2, con sus configuraciones. En base a la experiencia y conocimientos adquiridas en los anteriores practicas se desarrollo un código en el cual se visualizan los nombres de los integrantes mas el año 2017. Estos caracteres se obtuvieron de manera secuencial de la memoria ROM en el orden de la composición de cada nombre a visualizar.


PRACTICA #5






























DESARROLLO DE LA PRACTICA


Se realiza configuración de letras en la ROM para luego formar los nombres y ser mostrador en la matriz 8x8. Se realiza dos reloj uno para vertical y otro para horizontal, en uno de ellos se puede modificar para cambiar la velocidad de desplazamiento según sea su diseño.

PRACTICA #6
























DESARROLLO DE LA PRACTICA


Se diseña en primera instancia la maquina de estado con papel y lápiz siguiendo los pasos estudiados en clase, luego este diseño se realiza en código para ser compilado y ser pasado a la tarjeta FPGA.



Este diseño se realizo con un tanque que realiza el llenado de agua automáticamente cuando unos de sus sensores se active.

LINK PRESENTACIÓN INTELIGENCIA ARTIFICIAL CON FPGA

https://docs.google.com/presentation/d/1DUWn24NYqBkuv7yJELkPGFA_zW7mDCC5mWtGPL6CJWo/pub?start=false&loop=false&delayms=3000


LINK PRESENTACIÓN PROYECTO FINAL

LINK PAPER


No hay comentarios.:

Publicar un comentario